Estou trabalhando em um layout DDR3 na velocidade de clock de 533Mhz em uma configuração T balanceada. No momento, não consigo rotear as linhas de endereço / ctrl com uma quantidade igual de vias (+1 em um número limitado de linhas). Todas as linhas foram roteadas para o mesmo comprimento dentro de 20 mil.
Calculei meu atraso de via como 68 picossegundos, o que corresponde a uma diferença inteira de cm no comprimento efetivo dessas linhas; as velocidades de propagação da placa foram calculadas como 54ps e 69ps por cm externo / interno, respectivamente. A 533Mhz, o sinal propaga 13,6 cm a 17 cm (dependendo das camadas interna / externa) em meio ciclo, o que significa uma inclinação de cerca de 6-7% para essas linhas.
Posso confiar no DQS e escrever a calibração de nivelamento para absorver essa diferença em comprimentos efetivos ou devo cortar um cm das linhas com as vias adicionais?