Como esse layout pode ser melhorado? (Ethernet Gigabit com magnéticos discretos e POE)


9

Responda:

Não, não há nada de errado com o layout. Acontece que o transformador Ethernet estava fora de especificação em 0,2dB na perda de inserção, quando emparelhado com o PHY IC que estamos usando.

Questão

Existe algo visivelmente errado com o roteamento de PCB da Ethernet gigabit?

A Gigabit Ethernet possui muitas restrições de design, devido ao layout dos componentes no PCB às vezes é impossível seguir todas as regras de design. Esse design é necessário para executar velocidades Gigabit e alimentar um suprimento de POE.

Ele também deve passar nos testes da FCC EMC / EMI e ESD .

Eu li quase todas as notas de aplicação disponíveis (TI, Intel..etc). Pelo que sei, eu os segui da melhor maneira possível. Os rastreamentos são roteados como pares diff e com o melhor espaçamento possível para evitar conversas cruzadas. Uso mínimo de vias / stubs de 2 por segmento. Eles são o mais simétricos possível e, após cada magnético, cada par é correspondido a 1,25 mm, pré-magnético a 2 mm. Os traços são roteados na camada inferior para evitar cruzar vários planos de energia como referência.

No entanto, esse projeto apresenta alguns desafios que sou inexperiente demais para avaliar. Ou seja, quando você escolhe violar as regras de design e até que ponto você pode se safar disso.

Especificamente

  1. O RJ45 e o Magnetics devem ser posicionados como estão. Os traços do RJ45 ao Magnetics têm comprimento correspondente a 2 mm e são dispostos como pares diferenciais. No entanto, é um pouco confuso - isso causará um problema com o desempenho do GBE?
  2. Devido a restrições, o magnetismo tem dois traços de derivação central colocados abaixo (Para o POE) - isso se tornaria um problema EMI? (As notas de aplicação sugerem evitar a área abaixo do magnetismo)
  3. Após a magnética, há duas características a serem observadas: um oscilador de cristal e um transformador (em um recorte) que pode adicionar ruído ao sinal. Como isso pode ser evitado?
  4. Os VIAs / Stubs no final phy são dispostos de maneira aceitável?

Existem e óbvias deficiências desse layout que estou perdendo? Roteamento GBE e POE

RJ45 para Magnetics

Respostas:


2

Coisas que vêm à mente:

  • normalmente, você modelaria seu traço de PCB como uma linha de transmissão que possui exatamente as mesmas características na parte superior e na camada inferior. Como tal, não faz muita diferença onde, no comprimento de um traço, você coloca a via; então, ao invés de ter essas vias "parecendo peitos" bem próximas umas das outras, eu as compensaria o suficiente para mantê-las no meio do seu traço
  • R51, C5 também poderia estar na camada superior
  • Não conheço as frequências do seu xtal ou CPU, mas as chances são de que a Ethernet de 125 Mbaud da Gigabit não fique muito impressionada :) no entanto, se você estiver nervoso com o acoplamento, considere a clássica estrela- como várias arquiteturas no plano do solo. Eu não acho que isso seja necessário aqui - os PHYs da Rede Ethernet Gigabit não são exatamente o que há de mais avançado em 2016, portanto, mesmo com alguma interferência, eles devem funcionar.
  • apenas olhando para a parte do layout que vejo, eu diria que seria mais fácil rotear se você girasse o PHY 90 ° - mas isso pode acabar com o momento em que a complexidade do "lado do processador" do phy chegar em jogo.
  • Eu acho que o layout do seu RJ45-magnetics está bom; Eu provavelmente tinha sido preguiçoso e acabei de rotear os dois pares de diferenças que estão na metade direita do transformador "abaixo" dos pinos do conector e na metade esquerda "acima"; mas isso não o salvaria do par que cruza o outro se você deveria acessar os blocos magnéticos apenas de um lado (a menos que você coloque dois traços entre os pinos RJ45 adjacentes ...). A topologia nem sempre é sua amiga: /

Aviso: O 1GE possui uma taxa de transmissão de 125 MBaud, ou seja, mesmo considerando os dois primeiros lóbulos laterais, você realmente não deve se preocupar com frequências acima de 375 MHz. Com FR4 (com epsilon específico) e muita preguiça se aproximando de fórmulas, o comprimento de onda dessa frequência é aproximadamente , portanto, uma diferença de comprimento de rastreio de 2 mm é apenas um erro de fase de 2,7 ° ... Acho que você ficará bem, mesmo com um pouco de roteamento deselegante.1 15c0 0375 MHz=1 153108ms3,751081 1s4150,27 m=270 milímetros


+ "dem boobie via" vou espaçar um pouco melhor + R51, C5 estão obstruídos na camada superior + É um xtal de Mhz baixo, eu estava pensando em adicionar uma ranhura na planta do solo e um anel no anel na camada em torno da xtal para obtê-lo deeding de volta para o uProcessor + 90deg PHY está fora da questão, a única possível rotação é o magnetismo em 45d egree
Kieran Duggan

+ O layout RJ45> Mag pode ser melhor com a redução do comprimento, mas recebo traços paralelos uns sobre os outros (nas camadas inferior e superior) e não tenho certeza se é uma boa ideia?
Kieran Duggan

Também em "dem boobie vias", as notas de aplicação sugerem a colocação de vias o mais próximo possível dos pinos.
Kieran Duggan

@KieranDuggan O motivo é por causa da corrente de retorno. Quando você se move de cima para baixo, a corrente de retorno precisa mudar o plano de referência do 2º para o 3º. O que acontece é que ele encontra o capacitor mais próximo para fazer isso. Isso cria uma grande área de loop, se os capacitores estão mais longe ou seja, mais emissões, impedância de descontinuidades etc.
user110971

2

Defendo o roteamento de camada única para qualquer sinal de alta velocidade.

As faixas GigE são referenciadas ao terra no lado magnético, mas referenciadas à camada de energia no lado PHY. Para evitar o uso de capacitores de costura, você pode mover a potência do magnetismo (conectado claramente a alguns desacopladores) para a camada 4 e simplesmente direcionar o GigE para a camada 1; sem vias, não haverá descontinuidade, mas a camada de referência precisaria ser sólida desde o magnetismo até o PHY, o que pode exigir um pouco de trabalho.

Dito isto, há outra vantagem do roteamento de camada única: a impedância de duas camadas diferentes em uma placa controlada por impedância nunca corresponderá a 100% . Isso significa que, mesmo com as tampas de costura, haverá reflexos (não enormes, mas eles existirão) na alteração da camada. Em uma PCB típica, a impedância de 2 camadas diferentes será diferente em 10% ou mais, com um coeficiente de reflexão de pouco mais de 9% assumindo um caminho de retorno perfeito.

Você pode, alternativamente, tornar a área no nível 2 da camada 2 onde as vias e faixas ethernet existem na camada 1, mas você ainda precisará de vias de costura para que a camada de referência mude da camada 3 para a camada 2.

Tirei sua imagem para mostrar para onde eles iriam:

Costura via locais

Isso não muda o fato de que você terá alguma descontinuidade, mas a manterá no mínimo. As vias de costura fornecem um caminho curto entre as camadas de referência; se eles não estiverem lá, o caminho de retorno precisará encontrar o ponto mais próximo no qual a corrente de retorno se encontra - quanto mais longe estiver (até um certo limite), maior a descontinuidade.

Em geral, tento não colocar nada sob o magnetismo, mas como suas trilhas são aparentemente protegidas pela camada de solo, não vejo um grande problema com elas.


+ Devido às complexidades das fontes de alimentação da ordem de camada e aviões não pode ser ajustado :( + Ill adicionar as vias costura (eles todas aquelas vias aleatoriamente em torno de R22)
Kieran Duggan

Os traços sob a magnética são alimentados em um retificador de ponte e depois através de outro transformador - esperando que isso lide com qualquer ruído injetado.
Kieran Duggan
Ao utilizar nosso site, você reconhece que leu e compreendeu nossa Política de Cookies e nossa Política de Privacidade.
Licensed under cc by-sa 3.0 with attribution required.