Isso pode "mais uma" pergunta sobre dissociação, mas a pergunta é bastante precisa e não consigo encontrar uma resposta.
Eu tenho um QFN de 40 pinos em que preciso espalhar sinais e, em seguida, colocar dezenas de tampas de desacoplamento. Para piorar as coisas, o IC fica em um soquete que ocupa 8x a área do QFN (5mmx5mm). (O soquete ocupa muita área, mas não adiciona parasitas significativos; é classificado até 75 GHz). Na mesma camada, não posso colocar componentes dentro de um raio de ~ 7 mm. A parte traseira também é restrita devido aos orifícios de montagem do soquete, mas pelo menos eu posso usar imóveis parciais no lado de trás. Mas eu precisaria passar por isso. No entanto, eu poderia colocar 50% dos capacitores na pá de terra térmica que também criei embaixo do chip na parte traseira.
Agora eu li várias vezes, não deve haver uma via entre a tampa do acoplamento e o pino. Mas o que é pior? Via ou fio mais longo?
Em termos de indutância, um traço de 7 mm seria de cerca de 5-7nH ( http://chemandy.com/calculators/flat-wire-inductor-calculator.htm ). Um orifício de 22mil de diâmetro / 10mil está muito abaixo de 1nH ( http://referencedesigner.com/rfcal/cal_13.php ).