O que esse símbolo (três triângulos conectados) significa?


10

insira a descrição da imagem aqui insira a descrição da imagem aqui

O que significam os símbolos e ? Qual é o objetivo do componente? A segunda imagem mostra seu esquema. G D S IGDSNGDSEu


6
Contexto, contexto, contexto. Onde você achou isso? Publique um link para o artigo. (Coloque-o na sua pergunta e não nos comentários.)
Transistor

1
Está melhorando. Por que você não divulgou o número da peça e deu um link para a folha de dados?
Transistor #

1
Não existe a folha de dados, porque eu a vejo no jornal IEEE
XM551

10
Talvez o documento do IEEE tenha um título ou URL que você possa postar. É como arrancar dentes.
Transistor #

1
Título: A 2m BiCMOS Recti fi er-Free AC-DC piezoelétrico Energia Harvester-Charger IC
XM551

Respostas:


13

O que significam os símbolos GDSN e GDSI?

Parece que você respondeu sua própria pergunta. Sua segunda imagem mostra quais são os três triângulos.

São simplesmente três inversores lógicos em cascata com uma habilitação.

A força motriz de cada inversor lógico fica mais forte à medida que você vai para a direita. Em outras palavras, a entrada pode ser muito fraca e a saída será muito forte.

É um buffer inversor.

e qual é o seu propósito?

Os inversores triplos estão acionando altas cargas capacitivas, ou seja, os portões dos dois MOSFETs. Se não houvesse nenhum inversor triplo, levaria muito tempo para carregar e descarregar os portões dos MOSFETs. Portanto, este é claramente um projeto destinado a alta velocidade ou apenas baixa potência durante o tempo em que os MOSFETs estão abrindo / fechando.

A capacitância da porta da entrada para o inversor triplo será consideravelmente menor que a capacitância da porta do par MOSFET.


3
Não é tão seguro quanto à velocidade ... a adição de estágios em série tenderá a reduzir a velocidade (o aumento do ganho de corrente certamente pode, mas isso parece um projeto de corrente extremamente baixa para a coleta de energia). A conexão Vpzt no último estágio sugere que a tradução de nível pode fazer parte dela.
11558 Brian Drummond

3
(+1) O índice GD é uma dica forte: acho que significa Gate Driver .
Lorenzo Donati - Codidact.org

@BrianDrummond Hmm, estou pensando em como devo editar minha pergunta para alinhar com o seu comentário ... mas desisto. O seu comentário é suficiente.
Harry Svensson

@HarrySvensson Acho que deixa como está, você certamente está certo de que está dirigindo um portão de alta capacidade. Acho que o tempo morto controlado é uma das preocupações, mas espero que seja explicado nesse documento.
11557 Brian Mayo

O sinal atrasado Vdly também terá uma taxa de rotação mais baixa, o que pode causar problemas se não for acelerado com 3 estágios de ganho analógico x10 por inversor, é o meu raciocínio.
Tony Stewart Sunnyskyguy EE75

1

Para mim, parece um buffer inversor de três estágios.
Mas não é um símbolo padrão IEC 60617, tanto quanto eu sei


Pelo menos o símbolo diz a um leitor astuto que é um inversor em buffer, o que implica em certo comportamento analógico mais do que o padrão. símbolos lógicos +1
Tony Stewart Sunnyskyguy EE75 / 02/18

Ao utilizar nosso site, você reconhece que leu e compreendeu nossa Política de Cookies e nossa Política de Privacidade.
Licensed under cc by-sa 3.0 with attribution required.