Por exemplo, se houver muitas operações de ponto flutuante, ele poderá "religar" a área de algumas de suas unidades inteiras para manipular instruções de ponto flutuante e vice-versa. Ou, se não houver muitos cálculos, mas houver muitas necessidades de E / S, ele poderá paralelizar melhor sua E / S.
Como eu sei, os FPGAs carregam seu código HDL na inicialização, mas para mim não parece realmente impossível, possibilitar recarregar partes diferentes de um HDL maior, conforme necessário.
Esse FPGA já existe?